desgraf

komjardas

siskom

progdas

Rabu, 13 November 2019

Pengertian Half Adder, Full Adder dan Ripple Carry Adder

Rangkaian adder / penjumlah adalah rangkaian yang biasanya berada dalam processor, tepatnya dalam ALU (Arithmetic Logic Unit) Seperti kita tahu bahwa processor menggunakan basic bilangan digital binary untuk melakukan penghitungan sebuah proses, ada proses penghitungan aritmatik (menambah, mengurang, mengali dan membagi) dan ada pula proses menghitung logic (and, or, not, dst). Materi tentang Half Adder, Full Adder dan Ripple Carry Adder masuk dalam struktur kurikulum 2013 untuk SMK jurusan Teknik Komputer dan Jaringan pada mata pelajaran Sistem Komputer. Adder digunakan untuk melakukan penghitungan aritmatik, terutama penjumlahan, pada prinsipnya processor akan memasukan 2 buah input untuk dijumlah sehingga didapatkan hasil SUM (S) dan CARRY (C). Sum adalah hasil penjumlahan pada position yang sama sedangkan Carry adalah kelebihan dari hasil penjumlahan yang melimpah pada posisi berikutnya. Untuk lebih mudah memahami yang mana Sum dan yang mana Carry pada cara kerja rangkaian Adder, mari kita gunakan bilangan desimal terlebih dahulu, misal perhitungan 5 ditambah 7. Kita sama2 tahu bahwa 5+7 = 12, tapi perhatikan lebih detail, baik 5 dan 7 keduanya nilai posisinya sama, yaitu satuan, penjumlahan keduanya menghasilkan bilangan Sum = 2 (satuan) dan karena nilai satuan berakhir pada angka 9 maka nilainya melimpah (overflow) pada posisi berikutnya (puluhan) sehingga muncul angka 1 (puluhan) yang disebut Carry. Dengan demikian 5+7 menghasilkan angka 12 { 1 (puluhan – Carry) 2 (satuan – Sum). BACA JUGA: Keypad Matrix untuk pengendali 7segmen Rangkaian Half Adder Rangkaian Half Adder memiliki 2 buah output yaitu Carry dan Sum, dengan tabel kebenaran sebagai berikut: A B C S 00 1 1 01 1 00 1 01 1 0 Pada saat A dan B = 1 maka Sum adalah 0 dan Carry menjadi 1. RELATED POST [Buku] Jaringan Komputer; Teori dan Implementasi Berbasis Linux Buku Jaringan Komputer ini bisa disebut buku lama, pertama kali naik cetak pada tahun 2005.… Rangkaian ini digambarkan dengan rumus Rangkaian Full Adder Kekurangan dari rangkaian Half Adder adalah rangkaian tersebut hanya valid bertindak sebagai penghitung pertama dalam sebuah rangkaian penghitungan, maksudnya, jika kita melakukan 2 x operasi penjumlahan atau lebih, maka hasil dari rangkaian Half Adder tidak bisa dipastikan kebenarannya.

Tidak ada komentar:

Posting Komentar